| cpe:2.3:h:iss:proventia_a_series_xpu:20.11:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:22.1:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:22.2:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:22.3:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:22.4:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:22.5:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:22.6:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_a_series_xpu:*:*:*:*:*:*:*:* |
|
22.10 |
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.1:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.2:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.3:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.4:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.5:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.6:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.7:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.8:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.9:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:22.10:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_g_series_xpu:*:*:*:*:*:*:*:* |
|
22.11 |
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.1:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.2:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.3:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.4:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.5:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.6:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.7:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:1.8:*:*:*:*:*:*:* |
|
|
|
|
| cpe:2.3:h:iss:proventia_m_series_xpu:*:*:*:*:*:*:*:* |
|
1.9 |
|
|